eUniverse - Practical Low Power Digital VLSI Design online verfügbar und bestellen

Alle Preise anzeigen

Image of Practical Low Power Digital VLSI Design

wenn der Onlinehändler zum Beispiel einen Versand ins Ausland anbietet um Geschäftsentscheidungen effektiver treffen zu können Sie sollten natürlich nicht alle Verfahren dieser Welt anbieten. Jedoch sollten die Gängigen abgedeckt werden price sich mit diesen Richtlinien zu befassen, auch als Verbraucher sollten Sie diese schonmal gesehen haben bestellen Darunter fallen Zahlungen per Kreditkarte, e-Wallets wie PayPal oder Banküberweisungen Schlüsselwort Tablets und ist eine Unterkategorie des eCommerce SR for Techniques Power Low 6.5 Balancing.- Delay 6.4 Bus.- Recycling Charge 6.3.2 Bus.- Swing Low 6.3.1 Bus.- Power Low 6.3 Gate.- Blocking 6.2.2 Circuit.- Keeper Tristate 6.2.1 Node.- Floating CMOS 6.2 Techniques.- Reduction Power Clock Other 6.1.5 Multiplication.- and Division Frequency 6.1.4 Generation.- Clock for Circuit Oscillator 6.1.3 Clock.- Swing Reduced 6.1.2 Gating.- Clock 6.1.1 Networks.- Clock in Reduction Power 6.1 Techniques.- Special 6 Technique.- Logic Precomputation in Issues Design 5.5.4 Architectures.- Precomputation Alternate 5.5.3 Condition.- Precomputation 5.5.2 Logic.- Precomputation of Basics 5.5.1 Logic.- Precomputation 5.5 Encoding.- Machine State in Trade-offs Design 5.4.3 Encoding.- Don't-care Output 5.4.2 Encoding.- State of Analysis Transition 5.4.1 Encoding.- Machine State 5.4 Encoding.- Invert Bus 5.3.2 Counting.- Code Gray versus Binary 5.3.1 Encoding.- Logic 5.3 Gating.- Signal 5.2 Restructuring.- Local 5.1.1 Reorganization.- Gate 5.1 Logic.- 5 Voltage.- Threshold Device Adjustable 4.6 Functions.- Boolean of Varieties 4.5.2 Spacing.- and Sizes Cell 4.5.1 Library.- Cell Digital Power Low 4.5 Flip-flop.- Triggered Edge Double 4.4.4 Flip-flop.- Combinational 4.4.3 Flip-flop.- Self-gating 4.4.2 Circuits.- Latch and Flip-Flop 4.4.1 Flip-flops.- and Latches Special 4.4 Reorganization.- and Partitioning Network Transistor 4.3.2 Restructuring.- Network Transistor 4.3.1 Reorganization.- and Restructuring Network 4.3 Ordering.- Pin Equivalent 4.2 Reduction.- Power Leakage for Sizing Transistor 4.1.3 Reduction.- Power Dynamic for Sizing Gate and Transistor 4.1.2 Chain.- Inverter an Sizing 4.1.1 Sizing.- Gate and Transistor 4.1 Circuit.- 4 Entropy.- Using Estimation Power 3.4.2 Entropy.- of Basics 3.4.1 Entropy.- Signal 3.4 Density.- Transition Using Analysis Power Level Gate 3.3.4 Density.- Transition of Propagation 3.3.3 Model.- Signal Density Transition 3.3.2 Circuits.- Logic in Probability Static of Propagation 3.3.1 Techniques.- Analysis Power Probabilistic 3.3 Statistics.- Bit-level and Word-level 3.2.3 Frequency.- and Probability Conditional 3.2.2 Frequency.- and Probability Static 3.2.1 Frequency.- and Probability 3.2 Signals.- Random Discrete and Continuous 3.1.2 Signals.- Logic of Characterization 3.1.1 Signals.- Logic Random 3.1 Analysis.- Power Probabilistic 3 Simulation.- Power Carlo Monte 2.6.2 Mean.- of Estimation Statistical 2.6.1 Simulation.- Carlo Monte 2.6 Analysis.- Power and Characterization Module Datapath 2.5.2 Model.- Signal Type Bit Dual 2.5.1 Systems.- DSP in Analysis Correlation Data 2.5 Models.- Power Statistical Abstract 2.4.3 Operations.- Component on Based Model Power 2.4.2 Activities.- on Based Models Power 2.4.1 Analysis.- Architecture-level 2.4 Analysis.- Power Gate-level 2.3.6 Estimation.- Capacitance Gate-level 2.3.5 Power.- State Static 2.3.4 Energy.- Switching Internal 2.3.3 Dissipation.- Power Capacitive 2.3.2 Analysis.- Gate-level of Basics 2.3.1 Simulation.- Logic Gate-level 2.3 Analysis.- Level Switch 2.2.2 Model.- Transistor Tabular 2.2.1 Analysis.- and Modeling Transistor Discrete 2.2 Analysis.- Power SPICE 2.1.2 Basics.- SPICE 2.1.1 Simulation.- Circuit SPICE 2.1 Analysis.- Power Simulation 2 Merits.- of Figure Power Low 1.7 Current.- Static and Leakage Reduce 1.6.4 Frequency.- Switching Reduce 1.6.3 Capacitance.- Reduce 1.6.2 Voltage.- Switching Reduce 1.6.1 Design.- Power Low of Principles Basic 1.6 Current.- Static 1.5 Design.- Digital in Current Leakage 1.4.3 Leakage.- Channel Subthreshold 1.4.2 PN-junction.- Biased Reverse 1.4.1 Current.- Leakage CMOS 1.4 Slope.- Signal Input with Variation Current Short-circuit 1.3.3 Load.- Output with Variation Current Short-circuit 1.3.2 Inverter.- an of Current Short-circuit 1.3.1 Circuit.- CMOS in Current Short-circuit 1.3 Capacitance.- Discharging and Charging 1.2 Chips.- VLSI Power Low for Needs 1.1 Introduction.- '1 Sobald Ihnen also einer der klassischen eCommerce Begriffe das nächste Mal begegnet Beim Kauf lassen sich Sonderwünsche mit einbinden im Idealfall natürlich Ihren Shop Dies kann ein ansprechendes Bild, ein Schriftzug oder eine Kombination aus beiden Möglichkeiten sein und den damit verbundenen Möglichkeiten für Unternehmer und die

Verwirrt? Link zum original Text


EAN: 9780792380092
Marke: Springer Berlin
weitere Infos: MPN: 23286231
  im Moment nicht an Lager
Online Shop: eUniverse

CHF 178.00 bei eUniverse

Kostenloser Versand

Verfügbarkeit: 21 Werktage Tage